Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Description
Reset
Type
Name
Bit/Field
Fatal Bus Error Enable
Description
Value
Fatal Bus Error Enable Interrupt is disabled.
0
Fatal Bus Error Interrupt is enabled. Abnormal Interrupt
Summary Enable (
AIE
, bit 15) must also be set to 0x1.
1
0x0
RW
FBE
13
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0
RO
reserved
12:11
Early Transmit Interrupt Enable
Description
Value
Early Transmit Interrupt is disabled.
0
Early Transmit Interrupt is enabled. Abnormal Interrupt Summary
Enable (
AIE
, bit 15) must also be set to 0x1.
1
0x0
RW
ETE
10
Receive Watchdog Timeout Enable
Description
Value
The Receive Watchdog Timeout Interrupt is disabled.
0
The Receive Watchdog Timeout Interrupt is enabled. Abnormal
Interrupt Summary Enable (
AIE
, bit 15) must also be set to 0x1.
1
0x0
RW
RWE
9
Receive Stopped Enable
Description
Value
Receive Stopped Interrupt is disabled.
0
Receive Stopped Interrupt is enabled. Abnormal Interrupt
Summary Enable (
AIE
, bit 15) must also be set to 0x1.
1
0x0
RW
RSE
8
Receive Buffer Unavailable Enable
Description
Value
The Receive Buffer Unavailable Interrupt is disabled.
0
The Receive Buffer Unavailable Interrupt is enabled. Abnormal
Interrupt Summary Enable (
AIE
, bit 15) must also be set to 0x1.
1
0x0
RW
RUE
7
Receive Interrupt Enable
Description
Value
The Receive Interrupt is disabled.
0
The Receive Interrupt is enabled. Normal Interrupt Summary
Enable (
NIE
, bit 15) must also be set to 0x1.
1
0x0
RW
RIE
6
1767
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller