Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Description
Reset
Type
Name
Bit/Field
PIOSC Power Down
Description
Value
The PIOSC is active during deep sleep mode.
0
The PIOSC is disabled during sleep mode for additional power
savings.
1
0
RW
PIOSCPD
31
MOSC Disable Power Down
This bit inhibits the MOSC from automatic or accidental power down.
This bit is defined to ensure the MOSC circuit cannot be interrupted in
uses where MOSC supplies a clock to the peripherals (for example,
Ethernet PHY).
Description
Value
During deep-sleep (if
DSOSCSRC
is not MOSC), accidental power
down or when the
PWRDWN
bit is set in the MOSCCTL register,
the MOSC is powered down.
0
MOSC is not powered off during automatic or accidental power
down.
1
Note:
MOSC is also not powered off if
DSOSCRC
is
programmed to be MOSC.
Note:
This bit should only be set after software configures
the MOSCCTL register. Setting the
MOSCDPD
bit
masks writes to
PWRDN
bit in the MOSCCTL register.
0
RW
MOSCDPD
30
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
29:24
Deep Sleep Oscillator Source
This field specifies the oscillator source that becomes the oscillator clock
(OSCCLK) source, which is used when the PLL is bypassed during deep
sleep mode.
Description
Value
PIOSC
0x0
reserved
0x1
LFIOSC
0x2
MOSC
0x3
Hibernation Module RTCOSC
0x4
reserved
0x5-0xF
0x0
RW
DSOSCSRC
23:20
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x000
RO
reserved
19:10
293
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller