Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0
RO
reserved
15:14
CS3n Inter-transfer Capture Width
Controls the delay between Host-Bus transfers.
Description
Value
Reserved
0x0
1 EPI clock.
0x1
2 EPI clock.
0x2
Reserved
0x3
0x2
RW
CAPWIDTH
13:12
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x00
RO
reserved
11:5
CS3n Write Wait State Minus One
This bit is used with the
WRWS
field in EPIHB16CFG4. This field is not
applicable in BURST mode.
Description
Value
No change in the number of wait state clock cycles programmed
in the in
WRWS
field in EPIHB16CFG4 register.
0
Wait state value is now:
WRWS
- 1
WRWS
field is programmed in EPIHB16CFG4.
1
0
RW
WRWSM
4
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0
RO
reserved
3:1
CS3n Read Wait State Minus One
This field is used with
RDWS
field in EPIHB16CFG4. This bit is not
applicable in BURST mode.
Description
Value
No change in the number of wait state clock cycles programmed
in the
RDWS
field of EPIHB16CFG4.
0
Wait state value is now:
RDWS
- 1
RDWS
field is programmed in EPIHB16CFG4.
1
0
RW
RDWSM
0
975
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller