Texas Instruments TPS51200 Sink Source DDR Termination Regulator TPS51200EVM TPS51200EVM 데이터 시트

제품 코드
TPS51200EVM
다운로드
페이지 20
4.4.3
Power Down
5
Test Procedure
5.1
DDR Operation
5.1.1
DDR Source Load Regulation
5.1.2
DDR Sink/Source Transient
www.ti.com
Test Procedure
Power off the DC sources and loads in the following order.
1. Power off DC Source 4.
2. Power off DC Source 3.
3. Power off DC Source2.
4. Power off DC Source 1.
5. Power off Load 1.
6. Power off Load 2.
1. Set Switch S1 to the OFF position.
2. Ensure DC Source 4 is OFF.
3. Increase V
IN
(DC Source 1) from 0 V to 3.3 V at J1. This is the bias supply required for TPS51200
operation. Using V1, verify V
IN
voltage is between 3.25 V and 3.35 V.
4. Increase VDDQ (DC Source 2) from 0 V to 2.5 V at J2. This is the reference input. Using V2, verify
that the VDDQ voltage is between 2.45 V and 2.55 V.
5. Increase VLDOIN (DC Source 3) from 0 V to 2.5 V at J3. This is the LDO input. Using V3, verify that
the VLDOIN voltage is between 2.45 V and 2.55 V. Ensure that this input wires are short and heavy
(gauge 14 and lower).
6. Set Switch S1 to the ON position.
7. Set Load 1 to between 0 A to 2 A, Load 2 to between 0 mA to 10 mA.
8. Verify V3 between 2.45 V and 2.55 V. Adjust VLDOIN if necessary.
9. Using V4 and V5 to measure VTT, VTTREF voltage. V4 uses for VTT at TP7 (+) and TP6 (–). V5 uses
for VTTREF at TP18 (+) and TP19 (–). VTT and VTTREF both should be around 1.25 V
10. Decrease Load 1 to 0 A.
11. Decrease Load 2 to 0 mA.
12. Set Switch S1 to the OFF position.
13. Continue on the test procedure
Perform the following operations in the order shown.
1. Remove Load 1 from J5.
2. Ensure that the two jumpers provided in the EVM to short pin1and pin2 are connected at location J7
and J8.
3. Increase DC Source 4 from 0 V to 5 V at J6. This is the bias supply required for transient load
operation. Using V6, verify that the 5VINPUT voltage is between 4.95 V and 5.05 V.
4. Set Switch S1 to the ON position.
5. TPS51200 is now operating at sink (1.67 A) and source (1.67 A) load transient.
6. Verify V3 between 2.45 V and 2.55 V, Adjust VLDOIN if necessary.
7. Using V4 and V5 to measure VTT, VTTREF voltage. V4 uses for VTT at TP7 (+) and TP6 (–). V5 uses
for VTTREF at TP18 (+) and TP19 (–). VTT and VTTREF each should measure approximately 1.25 V.
8. Use scope probe to monitor VTT load transient regulation. The scope probe should be put at TP7 (+)
and TP6 (–) by setting to AC with 20 MHz bandwidth limiting. Use a vertical resolution of 20 mV per
division and a horizontal resolution of 200
µ
s per division. The measurement should ignore high
frequency switch transition "spike". Refer to
and
.
SLUU323 – JUNE 2008
Using theTPS51200 EVM Sink/Source DDR Termination Regulator
9