Техническая Спецификация для Freescale Semiconductor MC56F8006 Demo board MC56F8006DEMO MC56F8006DEMO

Модели
MC56F8006DEMO
Скачать
Страница из 106
Specifications
MC56F8006/MC56F8002 Digital Signal Controller, Rev. 4
Freescale Semiconductor
63
Figure 33. Timing Definition for Standard Mode Devices on the I
2
C Bus
8.13.4
JTAG Timing
Figure 34. Test Clock Input Timing Diagram
Table 32. JTAG Timing
Characteristic
Symbol
Min
Max
Unit
See Figure
TCK frequency of operation
1
1
TCK frequency of operation must be less than 1/8 the processor rate.
f
OP
DC
SYS_CLK/8
 MHz
TCK clock pulse width
t
PW
50
ns
TMS, TDI data set-up time
t
DS
5
ns
TMS, TDI data hold time
t
DH
5
ns
TCK low to TDO data valid
t
DV
30
ns
TCK low to TDO tri-state
t
TS
30
ns
SDA
SCL
t
HD; STA
t
HD; DAT
t
LOW
t
SU; DAT
t
HIGH
t
SU; STA
SR
P
S
S
t
HD; STA
t
SP
t
SU; STO
t
BUF
t
f
t
r
t
f
t
r
TCK
(Input)
V
M
V
IL
V
= V
IL 
+ (V
IH
 – V
IL
)/2
t
PW
1/f
OP
t
PW
V
M
V
IH