Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
2302
Datasheet
Default: 00008003h
18.7.165 Bandwidth Calc Control (HOST_CTRL_BW_CTRL_REG)—Offset 
8100h
Access Method
Default: 00008008h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1
RS
VD
U2D_RW
AKE
_
DEL
U2_IG
N
_LS_DUR_1
2_4
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:22
000h
RO
RESERVED (RSVD): 
Reserved.
Power Well: 
Core
21:9
0040h
RW
U2 Detect Remote Wake Delay (U2D_RWAKE_DEL): 
#of microseconds after 
detecting U2 remote wake condition to reflect K
Power Well: 
SUS
8:0
003h
RW
U2 Entry Ignore Linestate Changes Duration[12:4] (U2_IGN_LS_DUR_12_4): 
# of microseconds after entering U2, linestate changes are ignored as bus settles
Power Well: 
SUS
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0
RSVD
RSVD
_1
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:16
0000h
RO
Reserved (RSVD): 
Reserved.
Power Well: 
Core