Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2641
19.6.261 BCEVTEN—Offset CC3Ch
BC Event Enable Register
Access Method
Default: 00000000h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RSVD
0
MV_C
hng
Evnt
RSVD
1
Mult
V
alIdBc
Bit 
Range
Default & 
Access
Description
31:25
0h
RO
RSVD0: 
reserved
24
0h
RO
MV_ChngEvnt: 
23:5
0h
RO
RSVD1: 
 
4:0
0h
RO
MultValIdBc: 
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
BCEVTEN: 
BAR Type: 
PCI Configuration Register (Size: 32 bits)
BAR Reference: 
[B:0, D:22, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RS
VD0
MV_C
hng
EvntE
n
a
RS
VD1
Bit 
Range
Default & 
Access
Description
31:25
0h
RO
RSVD0: 
reserved
24
0h
RW
MV_ChngEvntEna: 
 
23:0
0h
RO
RSVD1: 
reserved