Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
2854
Datasheet
21.11.20 reg_ISRLPEPSH_type (ISRLPEPSH)—Offset 98h
ISRLPEPSH
Access Method
Default: 0000000000000000h
6
3
6
0
5
6
5
2
4
8
4
4
4
0
3
6
3
2
2
8
2
4
2
0
1
6
1
2
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RS
VD0
LP
E_
PSH_
IPC_
R
equ
est
_
S
tatu
s
LPE
_
PS
H_I
PC
_
Do
ne
_S
tatu
s
Bit 
Range
Default & 
Access
Description
63:2
0b
RO
RSVD0: 
Reserved
1
0b
RO
LPE_PSH_IPC_Request_Status: 
IPCLPEPSH Interrupt Request 1: interrupt when LPE 
writes a message into IPCLPEPSH register with bit 63 set 0: Deasserted
0
0b
RW/1C
LPE_PSH_IPC_Done_Status: 
IPCPSH Interrupt Request 1: interrupt when LPE writes 
a message into IPCPSH register with bit 62 set is asserted 0: Deasserted.
Type: 
Memory Mapped I/O Register
(Size: 64 bits)
ISRLPEPSH: 
BAR Type: 
PCI Configuration Register (Size: 32 bits)
BAR Reference: 
[B:0, D:21, F:0] + 10h
6
3
6
0
5
6
5
2
4
8
4
4
4
0
3
6
3
2
2
8
2
4
2
0
1
6
1
2
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RS
VD
0
PS
H
_
LP
E
_
IP
C
_
R
eq
u
es
t_
S
tat
u
s
PS
H_L
PE_
IPC
_
Don
e_
S
ta
tus
Bit 
Range
Default & 
Access
Description
63:2
0b
RO
RSVD0: 
Reserved
1
0b
RO
PSH_LPE_IPC_Request_Status: 
IPCPSH Interrupt Request to LPE 1: interrupt when 
PSH writes a message into IPCPSH register with bit 63 set. 0: Deasserted