Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
Digital Comparator Interrupt on SS1
Description
Value
The status of the digital comparators does not affect the SS1
interrupt status.
0
The raw interrupt signal from the digital comparators (
INRDC
bit in the ADCRIS register) is sent to the interrupt controller on
the SS1 interrupt line.
1
0
RW
DCONSS1
17
Digital Comparator Interrupt on SS0
Description
Value
The status of the digital comparators does not affect the SS0
interrupt status.
0
The raw interrupt signal from the digital comparators (
INRDC
bit in the ADCRIS register) is sent to the interrupt controller on
the SS0 interrupt line.
1
0
RW
DCONSS0
16
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
15:12
SS3 DMA Interrupt Mask
Description
Value
The status of Sample Sequencer 3 DMA does not affect the
SS3 interrupt status.
0
The raw interrupt signal from Sample Sequencer 3 DMA
(ADCRIS register
DMAINR3
bit) is sent to the interrupt controller.
1
0
RW
DMAMASK3
11
SS2 DMA Interrupt Mask
Description
Value
The status of Sample Sequencer 2 DMA does not affect the
SS2 interrupt status.
0
The raw interrupt signal from Sample Sequencer 2 DMA
(ADCRIS register
DMAINR2
bit) is sent to the interrupt controller.
1
0
RW
DMAMASK2
10
SS1 DMA Interrupt Mask
Description
Value
The status of Sample Sequencer 1 DMA does not affect the
SS1 interrupt status.
0
The raw interrupt signal from Sample Sequencer 1 DMA
(ADCRIS register
DMAINR1
bit) is sent to the interrupt controller.
1
0
RW
DMAMASK1
9
1231
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller