Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
2156
Datasheet
18.6.46
USB2 Port Disable Override (USB2PDO)—Offset E4h
Access Method
Default: 00000000h
18.6.47
USB3 Port Disable Override (USB3PDO)—Offset E8h
Access Method
Default: 00000000h
0
0h
RO/V
XHCI Function Disable (XHCFD): 
When asserted, it indicates the XHCI is fused to 
function disabled.
Power Well: 
SUS
Bit 
Range
Default & 
Access
Field Name (ID): Description
Type: 
PCI Configuration Register
(Size: 32 bits)
Offset: 
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Rs
vd1
US
B
2
PD
O
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:4
0000000h
RO
Rsvd1: 
Reserved.
Power Well: 
Core
3:0
0h
RW/O
USB2 Port Disable Override (USB2PDO): 
A '1' in a bit position prevents the 
corresponding USB2 port from reporting a Device Connection to the XHC.
Power Well: 
SUS
Type: 
PCI Configuration Register
(Size: 32 bits)
Offset: 
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Rs
vd1
US
B
3
PD
O
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:4
0000000h
RO
Rsvd1: 
Reserved.
Power Well: 
Core