Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
2322
Datasheet
Default: 00000000h
18.7.183 xHC Latency Tolerance Parameters - Medium Idle Time Control 
(XLTP_MITC)—Offset 8180h
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RS
VD
MH
IT
R
SVD_1
HI
WL
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:29
0h
RO
Reserved (RSVD): 
Reserved.
Power Well: 
Core
28:16
0000h
RW
Minimum High Idle Time (MHIT): 
LTR value can be indicated. This value must be 
larger than HIWL. 
12:7 - Time value in # of 125 Microsecond Bus Intervals (0 - 8ms) 
6:0 - Fractional BI Time value in Microseconds ( 0 - 124 Microseconds) 
Power Well: 
Core
15:13
0h
RO
Reserved (RSVD_1): 
Reserved.
Power Well: 
Core
12:0
0000h
RW
High Idle Wake Latency (HIWL): 
This is the latency to access memory from the High 
Idle Latency state This value must be larger than MIWL and LIWL. 
12:7 - Time value in # of 125 Microseconds Bus Intervals (0 - 8ms) 
6:0 - Fractional BI Time value in Microseconds ( 0 - 124 Microseconds) 
Power Well: 
Core
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RSV
D
MMIT
RSV
D
_1
MIWL