Microchip Technology MA240029 データシート

ページ / 406
PIC24FJ128GA310 FAMILY
DS39996F-page 298
 2010-2011 Microchip Technology Inc.
24.4
Registers
The 12-bit A/D Converter is controlled through a total of
13 registers:
• AD1CON1 through AD1CON5 (
 
through 
• AD1CS  (
• AD1CHITH and AD1CHITL (
 an
• AD1CSSH and AD1CSSL (
)
• AD1CTMENH and AD1CTMENL (
and 
)
• AD1DMBUF (not shown) – The 16-bit conversion 
buffer for Extended Buffer mode
TABLE 24-1:
INDIRECT ADDRESS GENERATION IN PIA MODE
DMABL<2:0>
Buffer Size per 
Channel (words)
Generated Offset 
Address (lower 11 bits)
Available 
Input 
Channels
Allowable DMADST 
Addresses 
000
1
000 00cc ccc0
32
xxxx xxxx xx00 0000
001
2
000 0ccc ccn0
32
xxxx xxxx x000 0000
010
4
000 cccc cnn0
32
xxxx xxxx 0000 0000
011
8
00c cccc nnn0
32
xxxx xxx0 0000 0000
100
16
0cc cccn nnn0
32
xxxx xx00 0000 0000
101
32
ccc ccnn nnn0
32
xxxx x000 0000 0000
110
64
ccc cnnn nnn0
16
xxxx x000 0000 0000
111
128
ccc nnnn nnn0
8
xxxx x000 0000 0000
Legend: ccc
 = Channel number (three to five bits), n = Base buffer address (zero to seven bits), 
x
 = User-definable range of DMADST for base address, 0 = Masked bits of DMADST for IA.